33
/ru/
AIzaSyB4mHJ5NPEv-XzF7P6NDYXjlkCWaeKw5bc
November 30, 2025
89415
30690
2
Public Timelines
FAQ

Itanium 2 (8 ч 57 мин, 15 фев 2002 г. – 23 ч 44 мин, 22 окт 2002 г.)

Описание:

Todos los procesadores Itanium 2 comparten una misma jerarquía de memoria caché. Todos tenían una caché de nivel 1 de 16 KB para instrucciones y otra de 16 KB para datos. La caché de nivel 2 está unificada (es la misma para datos e instrucciones) y tiene un tamaño de 256 KB. La caché de nivel 3 también está unificada y varía el tamaño desde los 1,5 MB hasta los 9 MB. En una elección interesante del diseño, la caché de nivel 2 contenía suficiente lógica para el manejo de las operaciones de los semáforos (mecanismos de sincronización del kernel) sin molestar a la ALU. El bus del Itanium 2 tenía velocidades desde 200 MHz hasta los 533 MHz.

Добавлено на ленту времени:

1 дек 2017
0
0
513

Дата:

8 ч 57 мин, 15 фев 2002 г.
23 ч 44 мин, 22 окт 2002 г.
~ 8 months